isa

    -1热度

    1回答

    MIPS ISA有一个'R'型指令,'R'指令的前6位有一个'操作码'字段,最后6位有一个'通道'字段。那么为什么ISA这样设计?把它们组合成一个12位的字段怎么样?

    0热度

    1回答

    如何将数字0xEFFFFFF2加载到ARM中的寄存器中。 这会是什么烂? MVN r0, #2D1 该指令是否有效?

    1热度

    1回答

    处理器:MSP430 16位RISC 有人可以解释CMP指令的时候,进位标志实际设置在下面。从上面说的手动, CMP(.B)SRC,DST ..... DST - SRC 如果SRC不等于DST,将进位标志设置? cmp r15, r11 jnc #1234

    6热度

    3回答

    ISA(例如MIPS)和汇编语言之间的区别是什么?我看到一些他们似乎被用作同义词的背景。

    0热度

    1回答

    这里有一个非常基本的问题。 一个寄存器可以同时具有一个值和一个地址。正如假设我想值之间进行切换:存储在T0 5并存储在T1 7做此代码的工作: sw $t0, 0($t0) sw $t1, 0($t1) lw $t1, 0 ($t0) lw $t0, 0 ($t1) 对不起这听起来愚蠢

    0热度

    1回答

    我在处理基于ARM的项目时遇到了LISA语言中的一些代码。代码看起来很像VHDL和C++的混合。我试图通过Google进行语言介绍。我找不到任何帮助。如果有人在LISA方面有丰富的经验,请指导您理解语言设计的方法或基本上掌握它的好的起点。 我有一个链接到大学里已经发现这 https://www.ice.rwth-aachen.de/research/tools-projects/lisa/lisa

    0热度

    1回答

    是否有可能有一个包含来自两个ISA的可执行指令的ELF文件。这是一个ELF文件,可以在两种架构上运行,比如x86和PowerPC。 想到这个的一个例子是几年前使用的Apple Universal Binaries。有什么办法可以在Linux发行版中实现类似的功能吗?我遇到了旨在做这件事的FatELF项目,但它似乎已经死了

    2热度

    1回答

    CUDA PTX Guide描述了指令'atom'和'red',它们执行原子和非原子减少。这对我来说是新闻(至少在非原子减少方面)......我记得早些时候学习how to do reductions with SHFL。这些指令是否反映或以某种方式包装在CUDA运行时API中?或者有些其他方式可以通过C++代码访问,而无需实际编写PTX代码?

    4热度

    2回答

    我一直在寻找x86架构的软件开发人员手册,试图刷新我的逆向工程技能。我知道这个架构非常复杂,并且与前几代相兼容。新一代的一些旧的文档部分被遗漏。但令人不安的解释和误解的一个类似于此一项操作的指令:基于以下80操作码 80 /2 ib 那么说明会跟着一个MOD/RM/REG字节。 忽视旧内容的副作用之一,我不知道不同版本的MOD/RM/REG字节。 但是我总是认为他们是一个区别,因为架构根源是8

    0热度

    2回答

    我学习什么使一个计算机computer 到目前为止,我知道我们有 高级语言 - > - >编译成低级语言(assembly language) - > - >哪些汇编然后使用直接将指令发送到使用Machine Code 的指示CPU离子必须遵守相应的CPU架构以及该CPU使用的ISA(指令集架构)。 并且CPU通过各种通道从注册表或从hdd(或从sdd等)读取/写入数据。 是我到目前为止所读文章没